## 计算机组成原理之机器

1. 若某种编码的最小距离为四,则其检错能力和纠错能力可能为\_\_\_

## 第四章 (B) 小测验

| A. 检错两位, 纠错一位                      | B. 检错两位,纠错两位                          |  |  |  |  |  |
|------------------------------------|---------------------------------------|--|--|--|--|--|
| C. 检错一位,纠错两位                       | D. 检错三位,纠错两位                          |  |  |  |  |  |
| 2. 按配奇原则配置 1100111 的汉明             | 2. 按配奇原则配置 1100111 的汉明码为              |  |  |  |  |  |
| <b>A.</b> 11101000111              | <b>B.</b> 无正确答案                       |  |  |  |  |  |
| <i>C.</i> 11101001101              | <b>D.</b> 10101000111                 |  |  |  |  |  |
| 3. 设由四个模块组成的四体存储器                  | 结构,每个体的存储字长为 16 位,存取周期为 250ns,        |  |  |  |  |  |
| 假设数据总线宽度为16位,总线传                   | 输周期为 50ns,试求顺序存储和交叉存储的带宽分别为           |  |  |  |  |  |
| bps                                |                                       |  |  |  |  |  |
| <b>A.</b> 6.4*10^7 和 1.6*10^7      | <b>B.</b> 1.6*10^8 和 6.4*10^7         |  |  |  |  |  |
| C. 6.4*10^8 和 1.6*10^8             | D. 6.4*10^7 和 1.6*10^8                |  |  |  |  |  |
| 4. 由主存地址映射到 Cache 地址的              | 常见方式不包括                               |  |  |  |  |  |
| <b>A.</b> 直接映射                     | <b>B.</b> 全相联映射                       |  |  |  |  |  |
| <b>C.</b> 分散映射                     | <b>D.</b> 组相联映射                       |  |  |  |  |  |
| 5. 假设 Cache 容量为 16KB,每个等           | 字块 16 个字,每个字 16 位,则                   |  |  |  |  |  |
| <b>A.</b> 此 Cache 地址有 10 位         | <b>B.</b> 此 Cache 可容纳 512 个字块         |  |  |  |  |  |
| <b>C.</b> 此 Cache 可容纳 1K 个字块       | <b>D.</b> 此 Cache 地址有 6 位             |  |  |  |  |  |
| <b>6.</b> 假设主存容量为 512KB,Cache      | 容量为 16KB,每个字块 16 个字,每个字 16 位,则        |  |  |  |  |  |
| <b>A.</b> 主存有 16K 字块               | <b>B.</b> Cache 有 256 字块              |  |  |  |  |  |
| <i>C.</i> 主存地址有 18 位               | <b>D.</b> 主存有 2K 字块                   |  |  |  |  |  |
| 7. 下列用到程序局部性原理的替换算法是               |                                       |  |  |  |  |  |
| <b>A.</b> 先进先出算法                   | 3. 随机法                                |  |  |  |  |  |
| C. 近期最少使用算法 D.                     | 都没用到                                  |  |  |  |  |  |
| 8. 假设 CPU 执行某段程序时,共                | 访问 Cache 命中 1000 次,访问主存 20 次。已知 Cache |  |  |  |  |  |
| 的存取周期是 20ns, 主存的存取周期               | 期为 100ns。则 Cache-主存系统的命中效率和平均访问时      |  |  |  |  |  |
| 间分别为                               |                                       |  |  |  |  |  |
| <b>A.</b> 0.9800, 92.73%, 21.568ns | <b>B.</b> 0.9804, 92.73%, 21.568ns    |  |  |  |  |  |
|                                    |                                       |  |  |  |  |  |

| <b>C.</b> 0.9800, 92.73%, 21.600ns <b>D.</b> 0.9800, 92.59%, 21.600ns |  |  |  |  |
|-----------------------------------------------------------------------|--|--|--|--|
| 9. 与采用写回法的系统相比,采用写直达法的算法的特点有(多选)                                      |  |  |  |  |
| <b>A.</b> 读操作时涉及到对主存的写操作                                              |  |  |  |  |
| B. Cache 的数据始终与主存保持一致                                                 |  |  |  |  |
| <i>C.</i> 写操作的时间就是访问主存的时间                                             |  |  |  |  |
| D. 对 Cache 中一个数据块的多次写操作只需一次写入主存                                       |  |  |  |  |
| E. 增加了 Cache 的复杂性                                                     |  |  |  |  |
| <b>10</b> . 与主存相比,辅存的特点为(多选)                                          |  |  |  |  |
| <b>A.</b> 容量大                                                         |  |  |  |  |
| <b>B.</b> 速度慢                                                         |  |  |  |  |
| <i>C.</i> 可脱机保存                                                       |  |  |  |  |
| D. 具有非易失性                                                             |  |  |  |  |
| <b>E.</b> 位价高                                                         |  |  |  |  |
| <b>11.</b> 在 Cache 常用的替换算法中,最好的体现了局部性原理的是                             |  |  |  |  |
| A. 先进先出算法(FIFO)                                                       |  |  |  |  |
| <b>B.</b> 随机算法(RAND)                                                  |  |  |  |  |
| <i>C.</i> 都一样                                                         |  |  |  |  |
| D. 近期最少使用算法(LRU)                                                      |  |  |  |  |
| 12. 以下各因素中,与缓存命中率无关的是                                                 |  |  |  |  |
| <b>A.</b> 主存的存取时间 <b>B.</b> 缓存的替换算法                                   |  |  |  |  |
| C. 主存/缓存的地址映射方式 D. 缓存的容量                                              |  |  |  |  |
| 13. 某计算机的 Cache 共有 32 块,采用 4 路组相联映射方式(即每组 4 块)。每个字块大                  |  |  |  |  |
| 小为 32 字节,按字节编址。主存第 128 个字节所在主存块应装入到的 Cache 组号是                        |  |  |  |  |
| <b>A.</b> 0 <b>B.</b> 2 <b>C.</b> 4 <b>D.</b> 6                       |  |  |  |  |
| 14. 在主存和 Cache 的几种不同的地址映射方式中,Cache 的利用率最高的是                           |  |  |  |  |
| <b>A.</b> 直接映射 <b>B.</b> 全相联映射                                        |  |  |  |  |
| C. 组相联映射 D. 都一样                                                       |  |  |  |  |
| <b>15.</b> 以下关于 Cache 写操作中"写直达"法的描述,正确的是(多选)                          |  |  |  |  |
| A. 写操作时,数据既写入 Cache 又写入主存                                             |  |  |  |  |
| 8. 写操作时间是访问主存的时间                                                      |  |  |  |  |
| C. Cache 块被换出时不需要对主存执行写操作                                             |  |  |  |  |

| <b>D.</b> .数据只写入 C            | ache,不写入主存      |        |                      |                     |  |  |
|-------------------------------|-----------------|--------|----------------------|---------------------|--|--|
| E. Cache 块被换出                 | 出时需要对主存执行       | 亍写搏    | 操作                   |                     |  |  |
| F. 写操作的时间等于访问 Cache 的时间       |                 |        |                      |                     |  |  |
| 16. 假设某计算标                    | 机存储系统的主存的       | 的地址    | 止编址为M个字块             | 央,每个字块含 B 个字。则可推知   |  |  |
|                               |                 |        |                      |                     |  |  |
| A. Cache 的每个字块有 M 个字          |                 |        | B. Cache 的每个字块有 B 个字 |                     |  |  |
| <b>C.</b> Cache 编址为 M 个字块     |                 |        | D. Cache 编址为 B 个字块   |                     |  |  |
| <b>17.</b> 假设某计算标             | 几的存储系统由 Ca      | .che 禾 | 印主存组成,某科             | 星序执行过程中访存 1000 次,其中 |  |  |
| Cache 未命中 20 ?                | 欠,则 Cache 的命。   | 中率是    | Ē                    |                     |  |  |
| <b>A.</b> 98%                 | <b>B.</b> 9.8%  |        | <b>C.</b> 2%         | <b>D.</b> 95%       |  |  |
| 18. 在计算机的                     | 字储系统中, 主存       | 中的伯    | 壬一主存块都可              | 以映射到 Cache 中的任一缓存块的 |  |  |
| 映射方式是                         |                 |        |                      |                     |  |  |
| <b>A.</b> 直接映射                | <b>B.</b> 全村    | 目联映    | 計                    |                     |  |  |
| C. 组相联映射                      | D. 1            | 都可以    | Ų.                   |                     |  |  |
| <b>19.</b> 缓存的地址则             | 央射中, 若主存中的      | 的任-    | 一块只能固定映身             | 时到某一缓存块中,则称作        |  |  |
| <b>A.</b> 直接映射                | <b>B.</b> 全村    | 目联映    | 計                    |                     |  |  |
| C. 组相联映射                      | D. 1            | 任意明    | 央射                   |                     |  |  |
| <b>20.</b> 下列器件中不             | 字取速度最快的是_       |        |                      |                     |  |  |
| <b>A.</b> 缓存                  | <b>B.</b> 主存    | C      | . 寄存器                | <b>D.</b> 外存        |  |  |
| <b>21.</b> 磁表面存储器             | 器的平均寻址时间运       | 通常是    | 是指                   |                     |  |  |
| <b>A.</b> 寻道时间                |                 | В      | . 等待时间               |                     |  |  |
| <i>C.</i> 磁头读写时间              |                 | D.     | 寻址时间+等待              | 时间                  |  |  |
| <b>22.</b> 假设缓存的              | 工作速度为主存的        | 5倍,    | 缓存的命中率               | 为90%,则采用缓存后,存储器的    |  |  |
| 性能提高了倍                        |                 |        |                      |                     |  |  |
| <b>A.</b> 1. 75               | <b>B.</b> 2. 57 |        | <b>C.</b> 4          | <b>D.</b> 5         |  |  |
| <b>23.</b> 交叉编址的7             | 字储器实质能执         | .行     | _独立的读写操作             | 乍                   |  |  |
| <b>A.</b> 并行,多个               |                 | B.     | 串行,多个                |                     |  |  |
| <i>C.</i> 并行,一个               | D               | ). 串   | 行,一个                 |                     |  |  |
| <b>24.</b> 某存储器容量             | 量为 16K*16 位,贝   | IJ     |                      |                     |  |  |
| <b>A.</b> 地址线为 16 根,数据线为 32 根 |                 |        |                      |                     |  |  |
| <b>B.</b> 地址线为 15 根,数据线为 16 根 |                 |        |                      |                     |  |  |

| C. 地址线为 32 根,数据                  | <b>居线为 16 根</b>        |                        |           |
|----------------------------------|------------------------|------------------------|-----------|
| D. 地址线为 14 根,数排                  | 居线为 16 根               |                        |           |
| 25. 在计算机的存储系统                    | 充中,Cache 和主存的均         | 也址映射方式主要有以下哪几种_        | (多选)      |
| <b>A.</b> 随机映射                   | <b>B.</b> 混合映射         | C. 组相联映射               |           |
| <b>D.</b> 全相联映射                  | E. 直接映射                |                        |           |
| 26. 采用八体并行低位为                    | 文叉存储器,设每个体的            | 的存储容量为 32K*16 位, 存取周   | 期为 400ns, |
| 在下列说法中正确的是_                      |                        |                        |           |
| A. 在 100ns 内,存储器                 | 能向 CPU 提供 128 位二       | 二进制信息                  |           |
| B. 在 100ns 内,存储器                 | 能向 CPU 提供 256 位二       | 二进制信息                  |           |
| C. 在 400ns 内,存储器                 | 能向 CPU 提供 128 位二       | 二进制信息                  |           |
| D. 在 400ns 内,存储器                 | 能向 CPU 提供 256 位二       | 二进制信息                  |           |
| <b>27.</b> 以下存储设备按               | 存取时间比主存更快(             | (多选)                   |           |
| <b>A.</b> 磁盘                     | <b>B.</b> 磁带 <b>C.</b> | 快速缓冲存储器                |           |
| <b>D.</b> 通用寄存器                  | E. 输入/输出设备             |                        |           |
| 28. 己知接收到的海明码                    | 马为 0100111(按配偶原        | 京则配置),则欲传送的信息是_        | _         |
| <b>A.</b> 0101 <b>B.</b> 0111    | <b>C.</b> 0100         | <b>D.</b> 0011         |           |
| <b>29.</b> 设机器字长为 32 位           | ,存储容量为 16MB,           | 若按双字编址,其寻址范围是          | _         |
| <b>A.</b> 1MB <b>3.</b> 2MB      | <b>C.</b> 4MB          | <b>D.</b> 8MB          |           |
| <b>30.</b> 以下可以和主存               | 交换信息(多选)               |                        |           |
| <b>A.</b> 缓存                     | <b>B.</b> 辅存           | C. CPU                 |           |
| <b>D.</b> .输入设备                  | E. 输出设备                |                        |           |
| 31. 辅助存储器作为主                     | 字的后援设备又称为外部            | 部存储器,简称外存,它与主存-        | 一起组成了     |
| 存储器系统的主存-辅存                      | 层次。目前,广泛用于             | 计算机系统的辅助存储器有           | (多选)      |
| <b>A.</b> 硬磁盘 <b>B.</b>          | 软磁盘 <i>C.</i>          | 光盘 <b>D.</b> RAM       |           |
| <b>32.</b> 下图是 <i>Cache</i> - 主存 | 存储空间的基本结构是             | <b>示意图</b> 。           |           |
| 主存由 2n 个可编址的字                    | 4组成,每个字有唯一的            | 的n位地址。为了与 Cache 映射     | ,将主存与     |
| 缓存都分成若干块,每个                      | 块内有包含若干个字, 并           | 并使它们的块大小相同(即块内的        | 字数相同)。    |
| 这就将主存的地址分成两                      | 丙段:高 m 位表示主存           | 的块地址,低 6 位表示块内地址       | ,则 2m =   |
| M 表示主存的块数。同样                     | 羊,缓存的地址也分为             | 两段:高 $C$ 位表示缓存的块号,     | 低 b 位表示   |
| 块内地址,则 $2c = C$ 表                | 示缓存块数。主存与缓             | 存地址中都用 b 位表示其块内字       | 数,即B=     |
| 2b 反映了块的大小,成                     | 8 为块长,主存的块数            | b $M$ ,与缓存的块数 $C$ 的关系为 |           |
|                                  |                        |                        |           |



- **A.** M 略大于 C
- **B.** M 远大于 C
- **C.** M 小于 C
- D. M 与 C 之间无固定大小关系
- E. M 与 C 数值必须严格相等
- **33.** Cache 的基本结构原理框图如下所示,它主要由 Cache 存储体,地址映射变换机构,Cache 替换机构几大模块组成。其中,**地址映射变换机构**的作用是



- A. 将 Cache 地址转换为主存地址送到地址总线
- B. 已块为单位存储与主存交换的信息
- C. 按一定的替换算法来确定应从 Cache 内移出哪个块返回主存,把新的主存块调入 Cache
- D. 将 CPU 送来的主存地址转换为 Cache 地址

**34.** Cache 的基本结构原理框图如下所示,它主要由 Cache 存储体,地址映射变换机构,Cache 替换机构几大模块组成。其中,Cache 替换机构的作用是\_\_\_\_



- A. 已块为单位存储与主存交换的信息
- B. 将 Cache 地址转换为主存地址送到地址总线
- C. 将 CPU 送来的主存地址转换为 Cache 地址
- **D.** 当 Cache 内容已满,无法接受来自主存块的信息时,就有本机构,按一定的替换算法来确定应从 Cache 内移出哪个块返回主存,而把新的主存块调入 Cache
- **35.** Cache 的读操作的过程可用如下流程图来描述。当 CPU 发出主存地址后,首先判断该存储字是否在 Cache 中。若命中,直接访问 Cache,将该字送至 CPU;若未命中,则执行操作\_\_\_\_



- A. 只访问主存取出信息送 CPU
- B. Cache 向 CPU 发出中断,通知其读操作不合法
- *C.* 一方面要访问主存,将该字传送给 CPU,与此同时,要将该字所在的主存块装入 Cache, 如果此时 Cache 已满,就要执行替换算法,腾出空位
- **D.** 将该字所在的主存装入 Cache(由 Cache 是否已满,决定是否执行替换算法腾出空位),然后再次访问 Cache 存取出信息送 CPU
- **36.** 在多体并行的存储系统中,为了避免 CPU 与 I/O 设备争抢访存,可在 CPU 与主存之间加一级缓存(参见下图)。高速缓存存储器问题的提出是为了



- A. 避免 CPU"空等"现象
- B. CPU 与主存(DRAM)的速度差异
- C. 程序访问的局部性原理
- **D.** 研究人员无聊,自己给自己找事
- **37.** 由主存地址映射到 *Cache* 地址成为地址映射。地址映射方式很多,有直接映射(固定的映射关系)、全相联映射(灵活性大的映射关系)、组相联映射(上述两种映射的折中)。下图表示出来 方式下,主存与缓存中字块的对应关系



A. 直接映射

B. 全相联映射

C. 这不是映射关系

D. 组相联映射

**38.** 由主存地址映射到 *Cache* 地址成为地址映射。地址映射方式很多,有直接映射(固定的映射关系)、全相联映射(灵活性大的映射关系)、组相联映射(上述两种映射的折中)。

下图表示出来 方式下, 主存与缓存中字块的对应关系



A. 直接映射

B. 全相联映射

C. 这不是映射关系

D. 组相联映射

**39.**由主存地址映射到 *Cache* 地址成为地址映射。地址映射方式很多,有直接映射(固定的映射关系)、全相联映射(灵活性大的映射关系)、组相联映射(上述两种映射的折中)。下图表示出来\_\_\_\_方式下,主存与缓存中字块的对应关系



**A.** 直接映射

**B.** 全相联映射

*C.* 这不是映射关系

D. 组相联映射

## 第四章 (B) 小测验-答案解析

1. A 2. D 3. D 4. C 5. B 6. A 7. C 8. B 9. B,C

10. A,B,C,D 11. D 12. A 13. C 14. B 15. A,B,C 16. B 17. A

18. B 19. A 20. C 21. D 22. B 23. A 24. D 25. C,D,E 26. C

27. C,D 28. A 29. B 30. A,B,C,D,E 31. A,B,C 32. B 33. D

34. D 35. C 36. A 37. A 38. B 39. D